MODUL 3 PERCOBAAN 3 KONDISI 15


1. Kondisi
[Kembali]
KONDISI 15: Buatlah rangkaian seperti gambar percobaan 3.b, ubah seluruh IC TTL dengan IC CMOS

2. Gambar Rangkaian Simulasi [Kembali]



3. Video Simulasi [Kembali]
    




4. Prinsip Kerja  [Kembali]

      Pada percobaan ini, percobaan yang dipilih adalah percobaan 3 kondisi 15. Pada rangkaian ini, diperintahkan untuk membuat rangkaian  syncronous binarry counter, yang menggunakan dua buah IC CMOS counter yaitu tipe 4516 dan 4029. IC tersebut dirangkai seperti gambar percobaan 3B dan mengganti gerbang logika menjadi gerbang logika OR.

      Untuk rangkaian counter pada percobaan ini, menggunakan 8 buah saklar spdt yang berfungsi sebagai inputan. Untuk kedua IC yaitu tipe 74192 dan 74193, terdiri atas 7 inputan dan 5 output. 

    Pada rangkaian ini menggunakan prinsip kerja Syncronous Binary Counter yang dimana output sebelumnya tidak mempengaruhi inputan sesudahnya, kaetika clock dimainkan maka akan membentuk beberapa kondisi yang kemudian mulai mencounter dan itu adalah counter up.


5. Link Download  [Kembali]
RANGKAIAN KLIK

Download Datasheet Gerbang Logika [Disini]

Download Datasheet Logicprobe [Disini]

Download Datasheet SPDT [Disini]



Komentar

Postingan populer dari blog ini